DDR4 SDRAM: 16GBDDR4 แต่ละองค์ประกอบ 16 บิตของความกว้างบิตข้อมูลของบิต 64 บิต
QSPI Flash: 1GBQSPIFLASH ซึ่งใช้ในการจัดเก็บไฟล์กำหนดค่าของชิป FPGA
ธนาคาร FPGA: ปรับระดับได้ 12V, 18V, 2.5V, 3.0V หากคุณต้องการเปลี่ยนระดับ คุณเพียงแค่ต้องเปลี่ยน
ระดับอินเทอร์เฟซ: สามารถปรับตำแหน่งที่สอดคล้องกันได้ด้วยลูกปัดแม่เหล็ก
แหล่งจ่ายไฟบอร์ดหลัก: แหล่งจ่ายไฟ 5-12V สร้างแหล่งจ่ายไฟสองแหล่งผ่านชิป T1 LTM4628 เพื่อตอบสนองความต้องการกระแสไฟ FPGA
วิธีการเริ่มต้นใช้งานบอร์ดหลัก: JTAG, QSPIFLASH
ขั้วต่อแบบขา: ขั้วต่อความเร็วสูง 4 ขั้ว, 120 พิน Panasonic AXK5A2137yg
อินเทอร์เฟซ SFP แผ่นล่าง: โมดูลออปติคัล 4 ตัวสามารถสื่อสารผ่านไฟเบอร์ออปติกความเร็วสูงด้วยความเร็วสูงสุด 10GB/วินาที
สัญญาณนาฬิกา GXB ของแผ่น Fave Plate: แผ่นด้านล่างให้สัญญาณนาฬิกาอ้างอิง 200MHz สำหรับตัวรับส่งสัญญาณ GXB
แผ่นล่าง 40 เข็มต่อขยาย: สำรอง 2 2.54 มม. มาตรฐาน 40 พิน J11 และ J12 ซึ่งใช้เชื่อมต่อโมดูลที่ออกแบบโดยบริษัทหรือวงจรฟังก์ชันโมดูลที่ออกแบบโดยผู้ใช้เอง
นาฬิกาแผ่นหลัก: แหล่งสัญญาณนาฬิกาหลายแหล่งบนบอร์ด ซึ่งรวมถึงแหล่งสัญญาณนาฬิการะบบ 100MHz
คริสตัล CMOS ขนาด 510kba100M000bag
แหล่งสัญญาณนาฬิกาแบบดิฟเฟอเรนเชียลภายนอกของตัวรับส่งสัญญาณ 125MHz คริสตัล Sittaid Sit9102 คริสตัล SIT9102 แหล่งสัญญาณนาฬิกาแบบดิฟเฟอเรนเชียลภายนอกของ DDR4 ขนาด 300MHz
พอร์ตดีบัก JTAG: บอร์ดหลัก MP5652 มีอินเทอร์เฟซดาวน์โหลดดีบัก JTAG แบบแพตช์ 6 พิน
สะดวกสำหรับผู้ใช้ในการดีบัก FPGA แยกกัน
รีเซ็ตระบบ: ในเวลาเดียวกัน ปุ่มนี้ยังส่งสัญญาณรีเซ็ตระบบไปยังบอร์ดหลัก MP5652 เพื่อรองรับการรีเซ็ตเมื่อเปิดเครื่อง ชิปทั้งหมดจะถูกรีเซ็ต
LED: มีไฟ LED สีแดง 4 ดวงบนบอร์ดหลัก โดยหนึ่งในนั้นเป็นไฟแสดงสถานะพลังงานอ้างอิง DDR4
ปุ่มและสวิตช์: มีปุ่ม 4 ปุ่มบนแผ่นด้านล่าง ซึ่งเชื่อมต่อกับขาท่อที่สอดคล้องกันบนขั้วต่อ J2
ปกติระดับสูง กดไปที่ระดับต่ำ
คุณสมบัติหลักของซีรีส์ Arria-10 GX ได้แก่: